联电表示,双方的此项合作,是为了建立和验证,用于联电 14 纳米制程的业界标准 iPDK,并全面支持 Custom Compiler,以提供视觉辅助方案于布局流程。就由此突破性的功能,可缩短客户于布局和连接 FinFET 元件所需的时程。另外,Custom Compiler 的解决方案整合了 Synopsys 的电路模拟、物理验证和数位实作工具,为联电 14 纳米制程的客户提供完整的客制化设计解决方案。
联电矽智财研发暨设计支持处林子惠处长表示,联电与 Synopsys 的长期合作,已为客户打造许多 iPDK。此次推出的 14 纳米制成的 iPDK,是让客户的布局设计人员,以及联电的内部团队在使用 Synopsys 的客制化设计工具后,可提升电路布局于 FinFET 的生产力,帮助客户在 14 纳米技术量产上,简化设计过程。
Synopsys 产品销售副总 Bijan Kiani 则表示,目前 FinFET 制程技术在客户的受欢迎程度日益提高。而 FinFET 的电路布局则可能是一项挑战。此次,Synopsys 与联电合作,为 14 纳米制程启用 Custom Compiler,客户可使用 Custom Compiler 的视觉辅助方案来提升 FinFET 布局的生产力。